集成电路版图(英语:integrated circuit layout)是真实集成电路物理情况的平面几何形状描述。它是集成电路设计中最底层步骤物理设计的成果,通过布局、布线技术将逻辑综合的成果转换成物理版图文件。这个文件包含了各个硬件单元在芯片上的形状、面积和位置信息。集成电路版图完成后,整个集成电路设计流程基本结束,随后半导体加工厂会接收版图文件,利用具体的半导体器件制造技术来制造实际的硬件电路。
特征
集成电路版图是集成电路设计中最底层步骤物理设计的成果。物理设计通过布局、布线技术将逻辑综合的成果转换成物理版图文件。
主要构成
版图文件包含了各硬件单元在芯片上的形状、面积和位置信息。在版图图形中,不同颜色的图形形状可以分别代表金属、二氧化硅或组成集成电路组件的其他半导体层。同时,版图可以提供导体、隔离层、接触、通孔、掺杂注入层等方面的信息。